1. 物料型号:
- CD54AC109
- CD74AC109
2. 器件简介:
- CD74AC109-Q1器件包含两个独立的J-K正边沿触发的触发器。预置(PRE)或清除(CLR)输入的低电平将设置或重置输出,而不考虑其他输入电平。当PRE和CLR为非活动状态(高电平)时,满足建立时间要求的J和K输入端的数据将在时钟(CLK)脉冲的正边沿传递到输出。
3. 引脚分配:
- 1CLR: 第一通道的低电平清除输入
- 1J: 第一通道的J输入
- 1K: 第一通道的低电平K输入
- 1CLK: 第一通道的CLK输入
- 1PRE: 第一通道的低电平预置输入
- 1Q: 第一通道的真Q输出
- 1Q: 第一通道的反Q输出
- GND: 地
- 2Q: 第二通道的真Q输出
- 2Q: 第二通道的反Q输出
- 2PRE: 第二通道的低电平预置输入
- 2CLK: 第二通道的时钟输入
- 2K: 第二通道的低电平K输入
- 2J: 第二通道的J输入
- 2CLR: 第二通道的低电平清除输入
- Vcc: 电源引脚
4. 参数特性:
- 工作电压范围:1.5V至5.5V
- 高电平输入电压(VIH):1.2V至3.85V
- 低电平输入电压(VIL):0.3V至1.65V
- 输出电压(Vo):0V至Vcc
- 高电平输出电流(loH):-24mA
- 低电平输出电流(loL):+24mA
5. 功能详解:
- 这些触发器可以作为切换触发器使用,通过将K接地并将J设为高电平。它们也可以作为D型触发器使用,将J和K'连接在一起。
6. 应用信息:
- 电源建议:每个Vcc端应有一个旁路电容器以防止电源干扰,推荐使用0.1μF电容器。
- 布局指南:旁路电容器应放置在器件的正电源端附近,并提供短的地回路路径。
7. 封装信息:
- CDx4AC109: D(SOIC,16)封装,尺寸为9.90mmx3.90mm
- N(PDIP,16)封装,尺寸为19.3mmx6.35mm
- J(CDIP,16)封装,尺寸为19.56mmx6.92mm